Impacto del subsistema de comunicación en el rendimiento de los computadores paralelos: desde el hardware hasta las aplicaciones

dc.contributor
Universidad de Cantabria. Departamento de Electrónica y Computadores
dc.contributor.author
Puente Varona, Valentín
dc.date.accessioned
2011-04-12T20:08:59Z
dc.date.available
2007-03-27
dc.date.issued
2000-02-20
dc.date.submitted
2007-03-27
dc.identifier.isbn
9788469062692
dc.identifier.uri
http://www.tesisenred.net/TDR-0327107-133128
dc.identifier.uri
http://hdl.handle.net/10803/10635
dc.description.abstract
A pesar del explosivo crecimiento de la capacidad computacional de los ordenadores convencionales, alimentada fundamentalmente por la rápida evolución experimentada por los procesadores, existen multitud de problemas de notable importancia que aún no pueden ser abordados de forma satisfactoria. La solución más factible para abordar este tipo de problemas se basa en la utilización de computadores paralelos. <br/>Esta tesis se centra en el estudio de la red de interconexión de los computadores paralelos, aportando soluciones eficaces para mejorar su rendimiento. Se proponen mejoras de los elementos críticos de la red: los encaminadores y la propia topología. Las nuevas propuestas derivadas del trabajo son:<br/>· Un eficaz mecanismo de encaminamiento con un menor coste. Esta idea fue empleada por IBM en el supercomputador IBM BlueGene/L.<br/>· Se ha mejorado la gestión interna de los encaminadores con un coste acotado.<br/>· Se presentan arquitecturas de almacenamiento para los encaminadores con una relación coste-rendimiento favorable.<br/>· Se propone una nueva disposición de la red de interconexión que permite mejorar sus propiedades topológicas de forma notable frente a las empleadas usualmente.
spa
dc.format.mimetype
application/pdf
dc.language.iso
spa
dc.publisher
Universidad de Cantabria
dc.rights.license
ADVERTENCIA. El acceso a los contenidos de esta tesis doctoral y su utilización debe respetar los derechos de la persona autora. Puede ser utilizada para consulta o estudio personal, así como en actividades o materiales de investigación y docencia en los términos establecidos en el art. 32 del Texto Refundido de la Ley de Propiedad Intelectual (RDL 1/1996). Para otros usos se requiere la autorización previa y expresa de la persona autora. En cualquier caso, en la utilización de sus contenidos se deberá indicar de forma clara el nombre y apellidos de la persona autora y el título de la tesis doctoral. No se autoriza su reproducción u otras formas de explotación efectuadas con fines lucrativos ni su comunicación pública desde un sitio ajeno al servicio TDR. Tampoco se autoriza la presentación de su contenido en una ventana o marco ajeno a TDR (framing). Esta reserva de derechos afecta tanto al contenido de la tesis como a sus resúmenes e índices.
dc.source
TDR (Tesis Doctorales en Red)
dc.subject
routers
dc.subject
interconnection networks
dc.subject
parallel computers
dc.subject
router adaptativo burbuja
dc.subject
encaminadores
dc.subject
redes de interconexión
dc.subject
computadores paralelos
dc.subject
adaptative bubble router
dc.subject.other
Arquitectura y Tecnología de Computadores
dc.title
Impacto del subsistema de comunicación en el rendimiento de los computadores paralelos: desde el hardware hasta las aplicaciones
dc.type
info:eu-repo/semantics/doctoralThesis
dc.type
info:eu-repo/semantics/publishedVersion
dc.subject.udc
621.3
spa
dc.subject.udc
68
spa
dc.contributor.director
Beivide Palacio, Ramón
dc.rights.accessLevel
info:eu-repo/semantics/openAccess
cat
dc.identifier.dl
SA.292-2007


Documents

0de9.VPV_previo.pdf

142.3Kb PDF

1de9.VPV_cap1.pdf

245.4Kb PDF

2de9.VPV_cap2.pdf

477.6Kb PDF

3de9.VPV_cap3.pdf

771.8Kb PDF

4de9.VPV_cap4.pdf

488.7Kb PDF

5de9.VPV_cap5.pdf

499.4Kb PDF

6de9.VPV_cap6.pdf

514.1Kb PDF

7de9.VPV_cap7.pdf

65.52Kb PDF

8de9.VPV_apendice.pdf

316.1Kb PDF

9de9.VPV_bibliografia.pdf

131.5Kb PDF

This item appears in the following Collection(s)