Contributions to the design, development and evaluation of network processors for automotive zonal gateway controllers

Author

González Mariño, Ángela

Director

Moreno Aróstegui, Juan Manuel

Codirector

Fons Lluís, Francisco

Date of defense

2023-10-27

Pages

52 p.



Department/Institute

Universitat Politècnica de Catalunya. Departament d'Enginyeria Electrònica

Doctorate programs

DOCTORAT EN ENGINYERIA ELECTRÒNICA (Pla 2013)

Abstract

(English) This PhD dissertation analyzes the evolution of vehicular networks and focuses on the main network processing platform integrated in them: the Gateway (GW). First, a thorough analysis of state of the art technologies involved in vehicular networks is performed, leading to the definition of the requirements of future network processing platforms. Then, the available options in the state of the art for network processing, both in industry and academia, are analyzed. This analysis shows a gap in this area: there is currently no architecture fulfilling all the requirements of future automotive GW controllers. Moreover, Hardware (HW) accelerators and custom processor design are identified as a key differentiation factor which boosts the performance of the devices. Linking the result of this analysis with the current trend towards application specific processors, this thesis proposes the novel Elastic Gateway (eGW) System on Chip (SoC) architecture as a high performance network processor for future zonal GW controllers. The proposed architecture aims at fulfilling the identified gap, advancing towards future GW SoC solutions. Elastic Gateway SoC concept aims at synthesizing a scalable and future-proof architecture embracing all new and already established functions and features demanded in a zonal gateway controller for the new era of mobility. The challenge now is not only to design the right processor that can meet the requirements available today, but also to make this design suitable for the future. For this reason, the modularity, flexibility, scalability and configurability of these future processors take, more than ever, a starring role in the early design stages. This thesis is also providing a complete lifecycle methodology for the design and validation of different network processing products based on the proposed eGW SoC architecture. Throughout this work the architecture is evaluated from a functional perspective, proving how the differefnt technologies required in future vehicular networks are integrated in eGW and how the previously defined requirements are met. Then, a proof of concept is implemented showing the viability of the proposed concept and methodology, providing details of the experimental results. The architecture is also evaluated from a scalability point of view, looking at HW cost and power consumption, proving that eGW is able to provide a high level of performance at a reasonable cost. Together, the eGW SoC concept and methodology become an alternative that can contribute to overcome the existing challenges, advancing over state of the art solutions.


(Català) Aquesta tesi doctoral analitza l'evolució de les xarxes vehiculars i se centra en la principal plataforma de processament de xarxa integrada: el Gateway (GW). Primer es realitza una anàlisi exhaustiva de les tecnologies capdavanteres involucrades en les xarxes vehiculars, que porta a la definició dels requisits de les futures plataformes de processament de xarxes. Després, s'analitzen les opcions disponibles a l'estat de l'art per al processament de xarxes, tant a la indústria com al món acadèmic. Aquesta anàlisi mostra una bretxa en aquesta àrea: actualment no hi ha cap arquitectura que compleixi amb tots els requisits dels futurs controladors GW per a automòbils. A més, els acceleradors de hardware (HW) i el disseny de processadors dedicats s'identifiquen com un factor de diferenciació clau que augmenta el rendiment dels dispositius. Vinculant el resultat d'aquesta anàlisi amb la tendència actual cap als processadors d'aplicació específica, aquesta tesi proposa una nova arquitectura anomenada Elastic Gateway (eGW) System on Chip (SoC) com a processador de xarxes d'alt rendiment per als futurs controladors GW. L'arquitectura proposada té com a objectiu cobrir la bretxa identificada i avançar cap a futures solucions GW SoC. El concepte Elastic Gateway SoC té com a objectiu sintetitzar una arquitectura escalable i preparada per al futur que inclogui totes les funcions i característiques noves i ja establertes que s'exigeixen en un controlador \textit{gateway} per a la nova era de la mobilitat. El desafiament ara no és només dissenyar el processador correcte que pugui complir amb els requisits disponibles actualment, sinó també fer que aquest disseny sigui adequat per al futur. Per això, la modularitat, la flexibilitat, l'escalabilitat i la configurabilitat d'aquests futurs processadors cobren, més que mai, un paper protagonista en les primeres etapes de disseny. Aquesta tesi també proporciona una metodologia de cicle de vida completa per al disseny i la validació de diferents productes de processament de xarxa basats en larquitectura proposada de eGW SoC. Al llarg d'aquest treball s'avalua l'arquitectura des d'una perspectiva funcional, demostrant com s'integren a eGW les diferents tecnologies requerides en xarxes vehiculars futures i com es compleixen els requisits definits anteriorment. Per tant, s'implementa una prova de concepte que mostra la viabilitat del concepte i la metodologia proposada, proporcionant detalls dels resultats experimentals. L'arquitectura també s'avalua des del punt de vista de l'escalabilitat, considerant el cost de recursos HW i el consum d'energia, demostrant que eGW pot proporcionar un nivell alt de rendiment a un cost raonable. Tot plegat, el concepte i la metodologia d'eGW SoC proposen una alternativa que pot contribuir a superar els desafiaments existents, avançant sobre l'estat de l'art.


(Español) Esta tesis doctoral analiza la evolución de las redes vehiculares y se centra en la principal plataforma de procesamiento de red integrada en ellas: el Gateway (GW). Primero se realiza un análisis exhaustivo de las tecnologías punteras involucradas en las redes vehiculares, que lleva a la definición de los requisitos de las futuras plataformas de procesamiento de redes. A continuación, se analizan las opciones disponibles en el estado del arte para el procesamiento de redes, tanto en la industria como en el mundo académico. Este análisis muestra una brecha en esta área: actualmente no existe ninguna arquitectura que cumpla con todos los requisitos de los futuros controladores GW para automóviles. Además, los aceleradores de hardware (HW) y el diseño de procesadores dedicados se identifican como un factor de diferenciación clave que aumenta el rendimiento de los dispositivos. Vinculando el resultado de este análisis con la tendencia actual hacia los procesadores de aplicación específica, esta tesis propone la nueva arquitectura Elastic Gateway (eGW) System on Chip (SoC) como un procesador de redes de alto rendimiento para los futuros controladores GW. La arquitectura propuesta tiene como objetivo cubrir la brecha identificada, avanzando hacia futuras soluciones GW SoC. El concepto Elastic Gateway SoC tiene como objetivo sintetizar una arquitectura escalable y preparada para el futuro que abarque todas las funciones y características nuevas y ya establecidas que se exigen en un controlador gateway para la nueva era de la movilidad. El desafío ahora no es solo diseñar el procesador correcto que pueda cumplir con los requisitos disponibles en la actualidad, sino también hacer que este diseño sea adecuado para el futuro. Por ello, la modularidad, flexibilidad, escalabilidad y configurabilidad de estos futuros procesadores cobran, más que nunca, un papel protagonista en las primeras etapas de diseño. Esta tesis también proporciona una metodología de ciclo de vida completa para el diseño y la validación de diferentes productos de procesamiento de red basados en la arquitectura propuesta de eGW SoC. A lo largo de este trabajo se evalúa la arquitectura desde una perspectiva funcional, demostrando cómo se integran en eGW las diferentes tecnologías requeridas en futuras redes vehiculares y cómo se cumplen los requisitos definidos anteriormente. Después, se implementa una prueba de concepto que muestra la viabilidad del concepto y la metodología propuesta, proporcionando detalles de los resultados experimentales. La arquitectura también se evalúa desde el punto de vista de la escalabilidad, considerando el coste de recursos HW y el consumo de energía, demostrando que eGW puede proporcionar un alto nivel de rendimiento a un coste razonable. En conjunto, el concepto y la metodología de eGW SoC proponen una alternativa que puede contribuir a superar los desafíos existentes, avanzando sobre el estado del arte.

Subjects

621.3 Electrical engineering

Knowledge Area

Àrees temàtiques de la UPC::Enginyeria electrònica

Note

Tesi amb continguts retallats per motius de confidencialitat

Tesi amb menció de Doctorat Internacional i de Doctorat Industrial

Documents

TAGM1de1.pdf

505.3Kb

 

Rights

ADVERTIMENT. Tots els drets reservats. L'accés als continguts d'aquesta tesi doctoral i la seva utilització ha de respectar els drets de la persona autora. Pot ser utilitzada per a consulta o estudi personal, així com en activitats o materials d'investigació i docència en els termes establerts a l'art. 32 del Text Refós de la Llei de Propietat Intel·lectual (RDL 1/1996). Per altres utilitzacions es requereix l'autorització prèvia i expressa de la persona autora. En qualsevol cas, en la utilització dels seus continguts caldrà indicar de forma clara el nom i cognoms de la persona autora i el títol de la tesi doctoral. No s'autoritza la seva reproducció o altres formes d'explotació efectuades amb finalitats de lucre ni la seva comunicació pública des d'un lloc aliè al servei TDX. Tampoc s'autoritza la presentació del seu contingut en una finestra o marc aliè a TDX (framing). Aquesta reserva de drets afecta tant als continguts de la tesi com als seus resums i índexs.

This item appears in the following Collection(s)