Soporte arquitectónico a la sincronización imparcial de lectores y escritores en computadores paralelos

dc.contributor
Universidad de Cantabria. Departamento de Electrónica y Computadores
dc.contributor.author
Vallejo Gutiérrez, Enrique
dc.date.accessioned
2011-04-12T20:09:00Z
dc.date.available
2010-06-18
dc.date.issued
2010-06-10
dc.date.submitted
2010-06-18
dc.identifier.isbn
9788469355275
dc.identifier.uri
http://www.tesisenred.net/TDR-0618110-132624
dc.identifier.uri
http://hdl.handle.net/10803/10637
dc.description.abstract
La evolución tecnológica en el diseño de microprocesadores ha conducido a sistemas paralelos con múltiples hilos de ejecución. Estos sistemas son más difíciles de programar y presentan overheads mayores que los sistemas uniprocesadores tradicionales, que pueden limitar su rendimiento y escalabilidad: sincronización, coherencia, consistencia y otros mecanismos requeridos para garantizar una ejecución correcta. La programación paralela tradicional se basa en primitivas de sincronización como barreras y locks de lectura/escritura, con alta tendencia a fallos de programación. La Memoria Transaccional (TM) oculta estos problemas de sincronización al programador; sin embargo, múltiples sistemas TM aún se basan en locks, y se beneficiarían de una implementación eficiente de los mismos.<br/>Esta tesis presenta nuevas técnicas hardware para acelerar la ejecución de estos programas paralelos. Proponemos un sistema TM híbrido basado en locks de lectura/escritura, que minimiza los overheads del software cuando la aceleración hardware está presente. Desarrollamos un mecanismo para garantizar fairness entre transacciones hardware y software. Introducimos un mecanismo distribuido de aceleración de locks de lectura/escritura, llamado Lock Control Unit. Finalmente, proponemos una organización de multiprocesadores basadas en Kilo-Instruction Processors que garantiza Consistencia Secuencial y permite especulación en secciones críticas.
spa
dc.description.abstract
Technological evolution in microprocessor design has led to parallel systems with multiple execution threads. These systems are more difficult to program and present higher performance overheads than the traditional uniprocessor systems, what may limit their performance and scalability: synchronization, coherence, consistency and other mechanisms required to guarantee a correct execution. Traditional parallel programming is based on synchronization primitives such as barriers, critical sections and reader/writer locks, highly prone to programming errors. Transactional Memory (TM) removes the synchronization problems from the programmer. However, many TM systems still rely on reader/writer locks, and would get benefited from an efficient implementation.<br/>This thesis presents new hardware techniques to accelerate the execution of such parallel programs. We propose a Hybrid TM system based on reader/writer locks, which minimizes the software overheads when acceleration hardware is present, still allowing for correct software-only execution. We propose a mechanism to guarantee fairness between hardware and software transactions is provided. We introduce a low-cost distributed mechanism named the Lock Control Unit to handle fine-grain reader-writer locks. Finally, we propose an organization of a mutiprocessor based on Kilo-Instruction Processors, which guarantees Sequential Consistency while allowing for speculation in critical sections.
eng
dc.format.mimetype
application/pdf
dc.language.iso
eng
dc.publisher
Universidad de Cantabria
dc.rights.license
ADVERTENCIA. El acceso a los contenidos de esta tesis doctoral y su utilización debe respetar los derechos de la persona autora. Puede ser utilizada para consulta o estudio personal, así como en actividades o materiales de investigación y docencia en los términos establecidos en el art. 32 del Texto Refundido de la Ley de Propiedad Intelectual (RDL 1/1996). Para otros usos se requiere la autorización previa y expresa de la persona autora. En cualquier caso, en la utilización de sus contenidos se deberá indicar de forma clara el nombre y apellidos de la persona autora y el título de la tesis doctoral. No se autoriza su reproducción u otras formas de explotación efectuadas con fines lucrativos ni su comunicación pública desde un sitio ajeno al servicio TDR. Tampoco se autoriza la presentación de su contenido en una ventana o marco ajeno a TDR (framing). Esta reserva de derechos afecta tanto al contenido de la tesis como a sus resúmenes e índices.
dc.source
TDR (Tesis Doctorales en Red)
dc.subject
Implicit Transactions
dc.subject
Kilo-Instruction Processors
dc.subject
Locks
dc.subject
Lock Control Unit
dc.subject
Transactional Memory
dc.subject
Parallel Computing
dc.subject
Reader/writer synchronization
dc.subject.other
Arquitectura y Tecnología de Computadores
dc.title
Soporte arquitectónico a la sincronización imparcial de lectores y escritores en computadores paralelos
dc.type
info:eu-repo/semantics/doctoralThesis
dc.type
info:eu-repo/semantics/publishedVersion
dc.subject.udc
004
spa
dc.subject.udc
62
spa
dc.subject.udc
621.3
spa
dc.contributor.codirector
Beivide Palacio, Ramón
dc.contributor.codirector
Vallejo Alonso, Fernando
dc.rights.accessLevel
info:eu-repo/semantics/openAccess
cat
dc.identifier.dl
SA.541-2010


Documents

TesisEVG.pdf

2.463Mb PDF

This item appears in the following Collection(s)